[an error occurred while processing this directive]
|
генерить синус, фильтровать его, затем компарировать, затем делить. При делении относительный уровень фазовых шумов уменьшается. Хотя джиттер, который выражается в пикосекундах, остается неизменным. Вообще, выход DDS желательно фильтровать не с помощью ФНЧ, а с помощью узкополосного фильтра. Но для Вашей задачи это не подходит - требуется широкая перестройка. Спасти может комбинация DDS-PLL, но это усложнит систему. Кстати, в качестве делителя частоты можно применить микросхему PLL, они имеют последовательный интерфейс и два программируемых делителя. Но лучше поставить что-то типа EPM3xxx от Altera, дёшево и сердито. Организуете в ней интерфейс SPI, делитель, да еще и склеивающую логику при необходимости можно туда засунуть, например, контроллер буферной памяти.
Интересно, а для чего может потребоваться точная установка частоты дискретизации, если она не синхронизирована ни с каким внешним сигналом?