[an error occurred while processing this directive]
Разводка ADSP + FIFO + ADC
(«Телесистемы»: Конференция «Цифровые сигнальные процессоры (DSP) и их применение»)

миниатюрный аудио-видеорекордер mAVR

Отправлено Сергей Борщ 04 марта 2004 г. 16:57

Дано: ADSP генрит тактовый сигнал 50МГц от которого тактируется АЦП (AD9244) и запись из этого АЦП в FIFO. Краем уха слышал, что на высоких частотах надо ставить перед входами резистор для исключения "звона". У меня по разводке получается:


40мм 40-100мм
ADSP ------o------------------------------->>-------ADC
| 5мм
+-FIFO

Т.е. рядом с ADSP стоит FIFO (дорога 40мм) и мимо него этот тактовый сигнал идет на другую плату, где стоит АЦП (от ADSP получается 80-100мм).
Так вот вопрос - является ли чатота 50МГц достаточно высокой, т.е. а нужен ли этот резистор на такой частоте и если нужен, то какой примерно номинал и нужен ли еще один перед FIFO?
И параллельно - в параллельную шину данных перед FIFO со стороны АЦП тоже резисторы закладывать?

В верхних частотах не силен, не пинайте...

Составить ответ  |||  Конференция  |||  Архив

Ответы


Отправка ответа

Имя (обязательно): 
Пароль: 
E-mail: 

Тема (обязательно):
Сообщение:

Ссылка на URL: 
Название ссылки: 

URL изображения: 


Перейти к списку ответов  |||  Конференция  |||  Архив  |||  Главная страница  |||  Содержание  |||  Без кадра

E-mail: info@telesys.ru