Телесистемы
 Разработка, производство и продажа радиоэлектронной аппаратуры
На главную   | Карта сайта | Пишите нам | В избранное
Требуется программист в Зеленограде
- обработка данных с датчиков; ColdFire; 40 тыс.
e-mail:jobsmp@pochta.ru

Телесистемы | Электроника | Конференция «Цифровые сигнальные процессоры (DSP) и их применение»

Глюк VisualDSP 4.0 (Updatet dec. 2005), проверьте пожалуйста у себя

Отправлено Konstantin 28 марта 2007 г. 16:31


Проц. Blackfin 531 (симулятор, отладка), кусок С-кода:

*pSPORT1_TCLKDIV=3; // set clk div
*pSPORT0_TFSDIV=7; // TFS - 8 byte
*pSPORT1_TCR2=0x0007; // 8 bit
*pSPORT1_TCR1=0x7603; // clk, TFS internal, sport0 tx enable
*pUART_LCR=0x0087;

после выполнения последней команды (в принципе в этом месте м.б. любая другая команда) происходит загрузка 0х7603 в SPORT1_TCR1 и должен устанавливаться бит 12 регистра состояния прерываний (передача SPORT1), т.е. SIC_ISR должен быть 0х00001000. На практике SIC_ISR устанавливается в 0х00000100 - прерывание DMA0(PPI).
Тоже самое со SPORT0. В версии 3.5 все работает правильно.
Вопрос: стоит ли качать обновление от июня 2006 или переходить на 4.5 ? И не перешел ли этот глюк туда ?


Составить ответ | Вернуться на конференцию

Ответы


Отправка ответа
Имя*: 
Пароль: 
E-mail: 
Тема*:

Сообщение:

Ссылка на URL: 
URL изображения: 

если вы незарегистрированный на форуме пользователь, то
для успешного добавления сообщения заполните поле, как указано ниже:
введите число 654:

Перейти к списку ответов | Конференция | Раздел "Электроника" | Главная страница | Карта сайта

Rambler's Top100 Рейтинг@Mail.ru
 
Web telesys.ru