А если использовать McBSP? Если я правильно понял, то в регистре SRGR1 первые 8 бит (CLKGDV) представляют собой значение, на которое делится половина частоты CPU, в результате чего и получается CLK(X/R)в форме меандра нужной длительности. Я через McBSP подключаю АЦП AD7686 - мне его надо стартовать 128 раз через каждые 78,125 мкс (для F сигнала 100 Гц). Так вот, как можно сформировать меандр такой частоты? Или средствами McBSP это невозможно, тогда как быть???